A.每元素的周期數(shù)(Cycles Per Element,CPE)
B.運(yùn)行一次該程序需要的時(shí)間
C.運(yùn)行一次改程序需要的內(nèi)存
D.運(yùn)行一次該程序占用的CPU指令周期
您可能感興趣的試卷
你可能感興趣的試題
A.使用編譯器的優(yōu)化選項(xiàng)后程序性能一定會(huì)獲得提高
B.循環(huán)展開得越多越徹底,程序的性能越好
C.寄存器分配能夠解決程序中的數(shù)據(jù)依賴問題
D.現(xiàn)代主流C/C++編譯器可以對簡單的小函數(shù)進(jìn)行自動(dòng)Iinline
A.將程序整個(gè)用匯編語言改寫會(huì)大大提高程序性能
B.在優(yōu)化前,可以先確定哪部分代碼最費(fèi)時(shí),然后對這部份代碼用匯編改寫,使用匯編的語句越少,程序運(yùn)行的越快。
C.使用匯編語句雖然可以提高程序的性能,但會(huì)降低程序的可移植性,所以應(yīng)該絕對避免
D.適當(dāng)調(diào)整匯編指令的順序,可以縮短程序的運(yùn)行時(shí)間
已知(AX)=1234H,執(zhí)行下述三條指令后,(AX)=()
MOV BX,AX
NEG BX
ADD AX,BX
A.1234H
B.0EDCCH
C.6DCCH
D.0000H
A.x==(int)(double)x
B.x==(int)(float)x
C.d==(double)(float)d
D.(f+d)-f==d
A.00110111
B.00110110
C.01101110
D.00111010
最新試題
主存儲(chǔ)器通常由以下哪些部分組成?()
使用硬件堆棧時(shí),其中()移動(dòng)。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個(gè)指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過一個(gè)()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
軟件堆棧在工作中()移動(dòng)。