A.0x50A0
B.0x507c
C.0x543c
D.0x567c
您可能感興趣的試卷
你可能感興趣的試題
A.運(yùn)算器、控制器和譯碼器
B.寄存器、控制器和存儲器
C.運(yùn)算器、控制器和存儲器
D.運(yùn)算器、寄存器和存儲器
A.預(yù)處理階段
B.匯編階段
C.編譯階段
D.鏈接階段
假設(shè)int占4個(gè)字節(jié),grid從存儲器地址0開始,高速緩存開始時(shí)是空的,唯一的存儲器訪問是對數(shù)組grid的元素的訪問,變量i、j、total_x和total_y存放在寄存器中。試確定下列代碼的高速緩存的讀總數(shù)和不命中率分別是多少?()
A.256,25%
B.256,50%
C.512,25%
D.512,50%
A.不命中率
B.命中時(shí)間
C.CPE
D.不命中處罰
A.間接映射
B.直接映射
C.組相聯(lián)映射
D.全相聯(lián)映射
最新試題
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
存儲器堆棧需要設(shè)置一個(gè)專門的硬件寄存器,稱為(),而寄存器堆棧則沒有。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級觀察者角度看到的機(jī)器被稱為(),只需要通過該級語言來了解和使用。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
若I/O類指令采用獨(dú)立編址,對系統(tǒng)帶來的影響主要是()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。