A.內(nèi)存地址計(jì)數(shù)器
B.字計(jì)數(shù)器
C.數(shù)據(jù)緩沖寄存器
D.中線仲裁邏輯
您可能感興趣的試卷
你可能感興趣的試題
A.周期挪用
B.CPU暫停訪問(wèn)
C.CPU交替訪問(wèn)
A.周期挪用
B.CPU暫停訪問(wèn)
C.CPU交替訪問(wèn)
A.周期挪用
B.CPU暫停訪問(wèn)
C.CPU交替訪問(wèn)
A.CLI
B.STI
C.HLT
D.RESET
A.使中斷程序執(zhí)行完后可以繼續(xù)原來(lái)程序的執(zhí)行
B.多此一舉
C.便于中斷嵌套
D.便于設(shè)計(jì)中斷控制器
最新試題
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡(jiǎn)單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對(duì)所有指令都相同。(2)一個(gè)指令周期中,()對(duì)多數(shù)指令所完成的功能是類(lèi)似的。(3)一條指令在執(zhí)行過(guò)程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問(wèn)的寄存器。(4)CPU通過(guò)()可以從有關(guān)端口讀取信息。(5)CPU也可以通過(guò)()把信息寫(xiě)入有關(guān)端口。
柵極電平只能維持一段時(shí)間,若要維持所保存的信息,需要對(duì)C1、C2電容充電,此過(guò)程被稱(chēng)為“刷新(refresh)”。刷新過(guò)程也就是讀出過(guò)程,但只為完成充電而并不需要讀出信息,定期執(zhí)行一次()。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫(xiě)的程序可以由()進(jìn)行解釋。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來(lái)存儲(chǔ)信息的。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱(chēng)為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來(lái)的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱(chēng)之為()。
若I/O類(lèi)指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。