A.P2口輸出高8位地址
B.P1口輸出高8位地址
C.P0口輸出低8位地址
D.P1口輸出低8位地址
E.P2口輸出低8位地址
您可能感興趣的試卷
你可能感興趣的試題
A.低8位地址線
B.高8位地址線
C.數(shù)據(jù)線
D.I/O操作
E.時(shí)鐘線
A.產(chǎn)生控制信號(hào)
B.存儲(chǔ)數(shù)據(jù)
C.進(jìn)行算術(shù)邏輯運(yùn)算
D.I/O端口數(shù)據(jù)傳送
E.位操作
A.程序存儲(chǔ)區(qū)
B.堆棧區(qū)
C.工作寄存器
D.位尋址區(qū)
E.中斷入口地址區(qū)
A.微處理器
B.累加器
C.控制器
D.存儲(chǔ)器
E.I/O接口電路
A.8421BCD碼
B.余3碼
C.二進(jìn)制編碼
D.ASCII碼
最新試題
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
按照是否需要刷新操作分類,RAM可分為()和()。
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。