A.GATE位置1
B.C/T位置1
C.GATE位置0
D.C/T位置0
您可能感興趣的試卷
你可能感興趣的試題
A.01H
B.02H
C.04H
D.06H
A.01H
B.02H
C.04H
D.06H
A.01H
B.02H
C.04H
D.05H
A.01H
B.02H
C.04H
D.05H
A.TCON
B.TMOD
C.SCON
D.IE
最新試題
SPI總線(xiàn)的4個(gè)信號(hào)是()、()、()和/CS或/SS。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
I2C總線(xiàn)的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線(xiàn)的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪(fǎng)問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪(fǎng)問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪(fǎng)問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪(fǎng)問(wèn)的()性。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
SPI總線(xiàn)有四工作模式,取決于()和()這兩位的組合。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線(xiàn)有()根,數(shù)據(jù)線(xiàn)有()根。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。