A.總線結(jié)構(gòu)傳送方式可以提高數(shù)據(jù)的傳輸速度
B.與獨(dú)立請(qǐng)求方式相比,鏈?zhǔn)讲樵兎绞綄?duì)電路的故障更敏感
C.PCI總線采用同步時(shí)序協(xié)議和集中式仲裁策略
D.總線的帶寬即總線本身所能達(dá)到的最高傳輸速率
您可能感興趣的試卷
你可能感興趣的試題
A.系統(tǒng)總線、內(nèi)存總線和I/O總線
B.數(shù)據(jù)總線、地址總線和控制總線
C.內(nèi)部總線、系統(tǒng)總線和I/O總線
D.ISA總線、VESA總線和PCI總線
A.物理特性
B.功能特性
C.電氣特性
D.時(shí)間特性
A.用于選擇主存單元
B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備
C.用于指定主存單元和I/O設(shè)備接口電路的地址
D.用于傳送主存物理地址和邏輯地址
A.微程序控制方式和硬布線控制方式相比較,前者可以使指令的執(zhí)行速度更快
B.若采用微程序控制方式,則可用UPC取代PC
C.控制存儲(chǔ)器可以用掩模ROM、EPROM或閃速存儲(chǔ)器實(shí)現(xiàn)
D.指令周期也稱(chēng)為CPU周期
A.直接表示法比編碼表示法的微指令字長(zhǎng)短
B.編碼表示法比直接表示法的微指令字長(zhǎng)短
C.編碼表示法與直接表示法的微指令字長(zhǎng)相等
D.編碼表示法與直接表示法的微指令字長(zhǎng)大小關(guān)系不確定
最新試題
邏輯運(yùn)算中的“邏輯加”是指()。
海明校驗(yàn)碼是對(duì)多個(gè)數(shù)據(jù)位使用多個(gè)校驗(yàn)位的一種檢錯(cuò)糾錯(cuò)編碼方案,不僅可以發(fā)現(xiàn)是否出錯(cuò),還能發(fā)現(xiàn)是哪一位出錯(cuò)。
直接尋址是在指令字中直接給出操作數(shù)本身而不再是操作數(shù)地址。
MIPS計(jì)算機(jī)的運(yùn)算器部件,主要由128個(gè)寄存器組成的寄存器堆和一個(gè)執(zhí)行數(shù)據(jù)運(yùn)算的ALU組成。
計(jì)算機(jī)的流水線中,每個(gè)階段只完成一條指令的一部分功能,不同階段并行完成流水線中不同指令的不同功能。
每個(gè)指令執(zhí)行步驟,控制器都將為計(jì)算機(jī)的各部件產(chǎn)生一個(gè)控制信號(hào)。
按數(shù)據(jù)傳送方式的不同,計(jì)算機(jī)的外部接口可分為串行接口和并行接口兩大類(lèi)。
在Cache的地址映射中,全相聯(lián)映射是指主存中的任意一字塊均可映射到Cache內(nèi)任意一字塊位置的→種映射方式。
把正確的答案或選擇寫(xiě)進(jìn)括號(hào)內(nèi)(二進(jìn)制需要小數(shù)點(diǎn)后保留8位)。
相對(duì)補(bǔ)碼而言,移碼()