您可能感興趣的試卷
你可能感興趣的試題
A.方式0
B.方式1
C.方式3
D.方式4或方式5
A.CLK上升沿
B.CLK下降沿
C.下一個(gè)CLK上升沿
D.下一個(gè)CLK下降沿
A.控制字
B.計(jì)數(shù)初值
C.狀態(tài)字
D.指令
A.軟件方式
B.硬件方式
C.軟件和硬件方式
D.門控信號(hào)
最新試題
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
I2C總線的通信速率僅由主機(jī)確定。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。