問答題設(shè)8253芯片的計(jì)數(shù)器O、計(jì)數(shù)器1和控制口地址分別為04B0H、0482H和0486H、定義計(jì)數(shù)器0工作在方式2,CLK0為5MHz,要求輸出OUT0為1kHz方波;定義計(jì)數(shù)器1用OUT0作為計(jì)數(shù)脈沖,計(jì)數(shù)值為1000,計(jì)數(shù)器減到O時(shí)向CPU發(fā)出中斷請(qǐng)求,CPU響應(yīng)這一中斷請(qǐng)求后繼續(xù)寫入計(jì)數(shù)值1000,開始重新計(jì)數(shù),保持每一秒向CPU發(fā)出一次中斷請(qǐng)求。試編寫對(duì)8253的初始化程序,并畫出系統(tǒng)的硬件連接圖。

您可能感興趣的試卷

最新試題

I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。

題型:填空題

MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()

題型:判斷題

SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。

題型:填空題

假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。

題型:單項(xiàng)選擇題

I2C總線的通信速率僅由主機(jī)確定。

題型:判斷題

在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()

題型:判斷題

在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。

題型:填空題

采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()

題型:判斷題

增計(jì)數(shù)模式的計(jì)數(shù)過程是()。

題型:單項(xiàng)選擇題

STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。

題型:判斷題