A.比內(nèi)存慢,比外存快
B.比內(nèi)存慢,比內(nèi)部寄存器快
C.比內(nèi)存快,比內(nèi)部寄存器慢
D.比其他存儲器都快
您可能感興趣的試卷
你可能感興趣的試題
A.堆棧區(qū)
B.程序計數(shù)器
C.ROM區(qū)
D.CPU的暫存寄存器
A.IRR
B.ISR
C.IMR
D.DAC
A.8259A可編程中斷控制器
B.I/O接口
C.標(biāo)志寄存器
D.指令本身
A.中斷
B.DMA
C.查詢
D.都一樣
A.256B
B.1024B
C.16KB
D.64KB
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實(shí)現(xiàn)()。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢的選項(xiàng)是()。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個有效的標(biāo)志位。