CPU對(duì)INTR中斷的響應(yīng)過(guò)程是執(zhí)行()總線周期。
A.1個(gè)
B.2個(gè)
C.3個(gè)
D.4個(gè)
您可能感興趣的試卷
你可能感興趣的試題
A.122A0H
B.12300H
C.03156H
D.31600H
A.000H—FFFH
B.000H—3FFH
C.00000H—FFFFFH
D.0000H—FFFFH
A.NMI
B.INTR
C.INTn
D.單步中斷
8088工作在最小方式下,引腳是()表示讀I/O端口操作.
A.101
B.110
C.100
D.111
8086工作在最小方式下進(jìn)行寫內(nèi)存操作,引腳是()
A.00
B.01
C.10
D.11
最新試題
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
I2C總線的通信速率僅由主機(jī)確定。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。