A.7條地址線,2條數(shù)據(jù)線
B.7條地址線,1條數(shù)據(jù)線
C.14條地址線,2條數(shù)據(jù)線
D.14條地址線,1條數(shù)據(jù)線
您可能感興趣的試卷
你可能感興趣的試題
A.8,512
B.512,8
C.18,8
D.19,8
A.A0—A10
B.A0—A15
C.A11—A15
D.A10—A15
A.A0—A15和D0—D7
B.A0—A10和D0—D7
C.A0—A11和D0—D7
D.A0—A11和D0—D15
A.存儲容量小
B.存取速度低
C.功耗大
D.外圍電路復(fù)雜
A.1K×4
B.2K×8
C.512×4
D.1K×8
最新試題
SPI總線有四工作模式,取決于()和()這兩位的組合。
按照是否需要刷新操作分類,RAM可分為()和()。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個有效的標(biāo)志位。
MSP430單片機的JTAG引腳可用于程序下載和在線調(diào)試。()
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()