您可能感興趣的試卷
你可能感興趣的試題
A.2M×16bit
B.4×8bit
C.2M×4bit
D.4×16bit
A.奇偶校驗(yàn)法
B.海明碼校驗(yàn)
C.判別校驗(yàn)
D.CRC校驗(yàn)
A.高緩、外存、內(nèi)存
B.高緩、外存、EPROM
C.外存、內(nèi)存、串口
D.高緩、內(nèi)存、EPROM
A.根數(shù);2地址根樹
B.頻率;2地址根樹
C.速度;2G
D.電壓;1024KB
A.24
B.26
C.50
D.19
最新試題
主存儲(chǔ)器通常由以下哪些部分組成?()
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對(duì)所有指令都相同。(2)一個(gè)指令周期中,()對(duì)多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
存儲(chǔ)器堆棧需要設(shè)置一個(gè)專門的硬件寄存器,稱為(),而寄存器堆棧則沒有。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來的影響主要是()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。