A.DATA1DW1856H
B.DATA1DB18H,56H
C.DATA1EQU5618H
D.DATA1DB18H,00H,56H,00H
您可能感興趣的試卷
你可能感興趣的試題
A.中斷向量地址的高8位
B.中斷向量地址的高5位
C.中斷向量的高5位
D.中斷向量號的高5位
A.數(shù)據(jù)輸入緩沖器和狀態(tài)寄存器
B.控制寄存器和狀態(tài)寄存器
C.數(shù)據(jù)輸入緩沖器和控制寄存器
D.數(shù)據(jù)輸出緩沖器的控制寄存器
A.2002H,00H
B.1FFEH,00H
C.1FFEH,20H
D.2002H,20H
A.MOV.EAX,10H
B.IN.EAX,DX
C.MOV.[EBX][EBP],10H
D.MOV.EBX,OFFSET[EBX][ESI]
A.XORAL,AL
B.ORAL,00H
C.ANDAL,00H
D.SUBAL,AL
最新試題
主要用于將二進制數(shù)的某些位清零的位操作指令是()。
已知BX的內(nèi)容為無符號數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
8086CPU段基址來源于CS、DS、SS、ES、IP。
中斷請求信號有邊沿請求和電平請求兩種。
要使AL寄存器中數(shù)據(jù)的高4位不變,低4位取反,可使用XOR AL,0FH指令實現(xiàn)。
DMA控制器的工作特點是:在傳輸數(shù)據(jù)時不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號來實現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
菊花鏈優(yōu)先級排隊電路是一種優(yōu)先級管理的簡單硬件方案。
全譯碼的優(yōu)點是每個芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。
下列移位指令,()是邏輯右移指令。
8086系統(tǒng)采用存儲器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。