A.IRR
B.ISR
C.IMR
D.DAC
您可能感興趣的試卷
你可能感興趣的試題
A.RAM
B.ROM
C.CPU
D.RAM和ROM
A.8,512
B.512,8
C.18,8
D.19,8
A.DRAM
B.SRAM
C.閃速存儲(chǔ)器
D.EPROM
A.除法錯(cuò),溢出中斷,軟中斷
B.NMI
C.INTR
D.單步中斷
A.I/O端口從邏輯上講是被CPU訪問(wèn)的寄存器
B.從連接形式上講,I/O端口總是與總線連接
C.一般對(duì)I/O端口的訪問(wèn)只能通過(guò)專(zhuān)用的指令
D.I/O端口可以看作是CPU與外設(shè)交換數(shù)據(jù)的中轉(zhuǎn)站
最新試題
CPU執(zhí)行存儲(chǔ)器讀寫(xiě)指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫(xiě)存儲(chǔ)器的準(zhǔn)確性。
8086CPU段基址來(lái)源于CS、DS、SS、ES、IP。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫(xiě)信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
端口地址譯碼就是把來(lái)自地址總線上的地址代碼翻譯成所需要范圍的端口選擇信號(hào)。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
在8086系統(tǒng)中,一條指令最少以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來(lái)處理中斷優(yōu)先級(jí)問(wèn)題。
8086中斷向量表中最多容納256個(gè)中斷向量。
對(duì)于嵌入式或用戶自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來(lái)設(shè)計(jì)存儲(chǔ)器的容量。