A.定時(shí)器/計(jì)數(shù)器
B.并行
C.串行
D.中斷控制器
您可能感興趣的試卷
你可能感興趣的試題
A.1
B.2
C.0
D.不定
A.00H
B.74H
C.55H
D.BBH
A.“存儲(chǔ)周期”
B.“存取時(shí)間”
C.“讀周期”
D.“寫周期”
A.END
B.ENDS
C.ENDP
D.ENDM
A.程序
B.堆棧
C.數(shù)據(jù)
D.附加
最新試題
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來處理中斷優(yōu)先級(jí)問題。
輸入還是輸出所用到的地址總是對(duì)端口而言的,也是對(duì)接口部件而言的。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
要使AL寄存器中數(shù)據(jù)的高4位不變,低4位取反,可使用XOR AL,0FH指令實(shí)現(xiàn)。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。
中斷請(qǐng)求信號(hào)有邊沿請(qǐng)求和電平請(qǐng)求兩種。
已知BX的內(nèi)容為無符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。