A.指令和不同的地址
B.指令和不同的數(shù)據(jù)
C.指令和不同的數(shù)據(jù)和地址
D.上述都不對
您可能感興趣的試卷
你可能感興趣的試題
A.CPU與系統(tǒng)總線之間
B.系統(tǒng)總線與I/O設(shè)備之間
C.主存與I/O設(shè)備之間
D.運算器與I/O設(shè)備之間
A.01
B.00
C.10
D.11
A、ADD. SI,AX
B、ADD .15H,BX
C、MOV .CS,AX
D、MOV . AX,[SI][DI]
A.0FF00H;0100H
B.0FF00H;0FF00H
C.0100H;0100H
D.0100H;0FF00H
A.AF
B.IF
C.DF
D.TF
最新試題
CPU執(zhí)行存儲器讀寫指令都有固定的時序,存儲器的速度與CPU不匹配,也可保證CPU讀寫存儲器的準確性。
下列移位指令,()是邏輯右移指令。
中斷請求信號有邊沿請求和電平請求兩種。
中斷系統(tǒng)的目的包括下列的()。
已知BX的內(nèi)容為無符號數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
輸入還是輸出所用到的地址總是對端口而言的,也是對接口部件而言的。
下列各項可作為中斷源的是()。
8086系統(tǒng)采用存儲器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
8086中斷向量表中最多容納256個中斷向量。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號是為了保證數(shù)據(jù)傳輸?shù)恼_性。