設(shè)外部有一脈沖信號(hào)源PLUS,要求用8253的計(jì)數(shù)器0對(duì)該信號(hào)源連續(xù)計(jì)數(shù),當(dāng)計(jì)數(shù)器計(jì)為0時(shí)向CPU發(fā)出中斷請(qǐng)求。
(1)畫(huà)出8253的CLK0、GATE0和OUT0的信號(hào)連接圖
(2)若該芯片的端口地址為40H~43H,計(jì)數(shù)初值為1234H,寫(xiě)出該計(jì)數(shù)器工作在方式2按二進(jìn)制計(jì)數(shù)的初始化程序
(3)若計(jì)數(shù)初值為12345H,在上述基礎(chǔ)上增加計(jì)數(shù)器1如何連接以實(shí)現(xiàn)計(jì)數(shù)
您可能感興趣的試卷
最新試題
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
8086系統(tǒng)采用存儲(chǔ)器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
定義字節(jié)變量的偽指令是(),匯編后,該變量以字節(jié)為單位分配存儲(chǔ)單元。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號(hào)是為了保證數(shù)據(jù)傳輸?shù)恼_性。
輸入還是輸出所用到的地址總是對(duì)端口而言的,也是對(duì)接口部件而言的。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
()主要用于將二進(jìn)制數(shù)的某些位求反。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
CPU執(zhí)行存儲(chǔ)器讀寫(xiě)指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫(xiě)存儲(chǔ)器的準(zhǔn)確性。
菊花鏈優(yōu)先級(jí)排隊(duì)電路是一種優(yōu)先級(jí)管理的簡(jiǎn)單硬件方案。