您可能感興趣的試卷
你可能感興趣的試題
A.硬件控制器
B.程序
C.CPU
D.外設(shè)
A.非屏蔽中斷
B.指令中斷
C.部中斷
D.屏蔽中斷
A.設(shè)計(jì)接口
B.區(qū)分不同外設(shè)
C.接至地址總線
D.向外設(shè)輸出數(shù)據(jù)
A.數(shù)據(jù)總線
B.地址總線
C.控制總線
D.局部總線
最新試題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
I2C總線的通信速率僅由主機(jī)確定。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。