A.ANL P1,#80H
B.SETB 90H
C.ORL P1,#80H
D.ORL P1,#0FFH
您可能感興趣的試卷
你可能感興趣的試題
A.ANL P1,#0F7H
B.ANL P1,#7FH
C.ORL P1,#08H
D.SETB 93
A. ANL P1,#80H
B. ANL P1,#7FH
C. ORL P1,#80H
D. CLR P1.0
A. ANL A,#0FEH
B. ANL A,#7FH
C. ORL A,#80H
D. ORL A,#0FEH
A.ANL 0,#80H
B.ANL R0,#7FH
C.ORL 0,#80H
D.ORL R0,#80H
A. ANL A,#7FH
B. ORL 0E0H,#80H
C. XRL A,#80H
D. ORL A,#80H
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
I2C總線的通信速率僅由主機(jī)確定。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。