單項(xiàng)選擇題下面所列的(),不屬于系統(tǒng)總線(xiàn)接口的功能。

A.數(shù)據(jù)緩存
B.數(shù)據(jù)轉(zhuǎn)換
C.狀態(tài)設(shè)置
D.完成算術(shù)及邏輯運(yùn)算


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題數(shù)據(jù)總線(xiàn)、地址總線(xiàn)、控制總線(xiàn)三類(lèi)是根據(jù)()來(lái)劃分的。

A.總線(xiàn)所處的位置
B.總線(xiàn)傳送的內(nèi)容
C.總線(xiàn)的傳送方式
D.總線(xiàn)的傳送方向

2.單項(xiàng)選擇題CPU的控制總線(xiàn)提供()。

A.數(shù)據(jù)信號(hào)流
B.所有存儲(chǔ)器和I/O設(shè)備的時(shí)序信號(hào)及控制信號(hào)
C.來(lái)自I/O設(shè)備和存儲(chǔ)器的響應(yīng)信號(hào)
D.B和C

3.單項(xiàng)選擇題系統(tǒng)總線(xiàn)中地址線(xiàn)的功能是()。

A.用于選擇主存單元地址
B.用于選擇進(jìn)行信息傳送的設(shè)備
C.用于選擇外存地址
D.用于指定主存和I/O設(shè)備接口電路的地址

4.單項(xiàng)選擇題以下總線(xiàn)結(jié)構(gòu)中,從吞吐量來(lái)看,()最強(qiáng)。

A.三總線(xiàn)系統(tǒng)
B.單總線(xiàn)系統(tǒng)
C.雙總線(xiàn)系統(tǒng)
D.多總線(xiàn)系統(tǒng)

5.單項(xiàng)選擇題以下總線(xiàn)結(jié)構(gòu)中,從信息流的傳送效率來(lái)看,()工作效率最低。

A.三總線(xiàn)系統(tǒng)
B.單總線(xiàn)系統(tǒng)
C.雙總線(xiàn)系統(tǒng)
D.多總線(xiàn)系統(tǒng)

最新試題

存儲(chǔ)器堆棧需要設(shè)置一個(gè)專(zhuān)門(mén)的硬件寄存器,稱(chēng)為(),而寄存器堆棧則沒(méi)有。

題型:?jiǎn)雾?xiàng)選擇題

由硬件實(shí)現(xiàn)的功能改由軟件模擬來(lái)實(shí)現(xiàn)的做法被稱(chēng)為()

題型:?jiǎn)雾?xiàng)選擇題

已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題

從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。

題型:?jiǎn)雾?xiàng)選擇題

()又稱(chēng)字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。

題型:?jiǎn)雾?xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱(chēng)為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來(lái)的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱(chēng)之為()。

題型:?jiǎn)柎痤}

將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題

若I/O類(lèi)指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。

題型:?jiǎn)雾?xiàng)選擇題

計(jì)算機(jī)中機(jī)器訪(fǎng)問(wèn)的最小單位被稱(chēng)為()。

題型:?jiǎn)雾?xiàng)選擇題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:?jiǎn)雾?xiàng)選擇題