已知內(nèi)存中的數(shù)據(jù)如下表所示,對于IA-32處理器,已知內(nèi)部相應(yīng)寄存器的值為:ESI=00001230H,DS=SS=ES=FS=GS=1003H。GDT表和LDT表的首地址均為0,CR4=0。CR3=000011FFH,內(nèi)存數(shù)據(jù)如下所示。
(1)當(dāng)CR0=70000010H時指令MOV EAX,[ESI]對應(yīng)源操作數(shù)的物理地址及指令執(zhí)行后EAX中的值。
(2)當(dāng)CR0=70000011H時 求指令MOV EAX,[ESI]對應(yīng)源操作數(shù)的物理地址及指令執(zhí)行后EAX中的值。該段的最多能容納多少字節(jié)數(shù)據(jù)?根據(jù)訪問權(quán)字節(jié)說明該段是什么樣的段,是否存在存儲器中?
您可能感興趣的試卷
你可能感興趣的試題
最新試題
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進行全譯碼,需要()片。
SPI總線的4個信號是()、()、()和/CS或/SS。
在I2C總線中,應(yīng)答信號始終由從機發(fā)出。
嵌入式系統(tǒng)接口擴展的4種基本方法是()、()、()和通信擴展。
MSP430單片機的JTAG引腳可用于程序下載和在線調(diào)試。()
STM32的SPI接口最多有()個,數(shù)據(jù)幀最多可以有()位。
8086CPU內(nèi)部標志寄存器FLAG共有6個有效的標志位。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()