A.α>30°
B.α>90°
C.α>60°
D.α>120°
您可能感興趣的試卷
你可能感興趣的試題
A.共陽(yáng)極接法
B.共陰極接法
C.星形連接
D.三角形連接
A.單相半波可控整流電路
B.單相橋式全控整流電路
C.單相半波半控整流電路
D.單相可控整流電路
A.單寬
B.雙窄
C.單寬和雙窄
D.輔助觸發(fā)方式
A.平均值
B.最大值
C.最小值
D.有效值
A.單寬脈沖、雙窄脈沖
B.脈沖列、雙窄脈沖
C.單寬脈沖、脈沖列
D.移相脈沖、雙窄脈沖
A.雙向晶閘管
B.二極管
C.晶體管
D.三極管
A.α=φ
B.α<φ
C.α>φ
D.α≠φ
A.1~2倍
B.2~4倍
C.3~5倍
D.6~8倍
A.三角形接法
B.星形接法
C.共陽(yáng)極接法
D.共陰極接法
A.峰值電壓的1~2倍
B.管壓降的1~2倍
C.峰值電壓的2~3倍
D.管壓降的2~3倍
最新試題
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:3位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
對(duì)理想運(yùn)放,當(dāng)運(yùn)放工作在線(xiàn)性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線(xiàn)性關(guān)系。
本征半導(dǎo)體是(),導(dǎo)電能力弱。
全加器的輸出信號(hào)是()
使用中若IC大于ICM,即使晶體管不損壞,β也會(huì)下降。
集成運(yùn)放在信號(hào)運(yùn)算中的應(yīng)用電路有()
由兩個(gè)觸發(fā)器組成的時(shí)序電路,所以其工作狀態(tài)應(yīng)為()種。
集成運(yùn)放的反相輸入端,當(dāng)輸入信號(hào)(ui1)由此輸入時(shí),輸出信號(hào)(u0)與輸入ui1同相。
3進(jìn)制的加法計(jì)數(shù)器,需要()塊JK觸發(fā)器。