A.11
B.12
C.13
D.14
您可能感興趣的試卷
你可能感興趣的試題
A.25
B.25H
C.94H
D.100H
A.01H
B.02H
C.10H
D.00H
A.8K
B.16K
C.32K
D.64K
A.將用戶(hù)設(shè)置的程序指令地址入棧保存
B.將中斷服務(wù)程序的入口地址保護(hù)入棧
C.將程序狀態(tài)字A 和F 保護(hù)入棧
D.把返回地址即PC 的值入棧保護(hù)
A.可編程并口擴(kuò)展芯片
B.可編程串口擴(kuò)展芯片
C.可編程定時(shí)計(jì)數(shù)芯片
D.可編程中斷管理芯片
最新試題
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
I2C總線(xiàn)的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線(xiàn)的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。