A.共基極電路
B.共射極電路
C.共集電極電路
您可能感興趣的試卷
你可能感興趣的試題
A.減少信號(hào)的損耗
B.使工作點(diǎn)穩(wěn)定
C.增大放大能力
A.無法確定
B.偏高
C.偏低
A.降低
B.升高
C.不變
D.先升高,后降低
A.0
B.90°
C.180°
D.270°
A.Rb開路
B.Rb過小
C.Rc開路
最新試題
用作電壓放大器時(shí),CS放大器不合適的參數(shù)為()。?
?TTL或非門組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時(shí)會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象?()
CD放大器因?yàn)樵礃O輸出信號(hào)幾乎與柵極輸入信號(hào)變化一致,因此被稱為“源極跟隨器”。
?在使用verilog描述一個(gè)二選一的數(shù)據(jù)選擇器時(shí),使用一條語句來進(jìn)行描述assign out1=(sel &b)∣(~sel &a),這條語句對(duì)應(yīng)的是()。
?6位7段數(shù)碼管動(dòng)態(tài)顯示模塊如圖,要求人眼看到所有數(shù)碼管同時(shí)顯示各自對(duì)應(yīng)的數(shù)字,控制數(shù)碼管位選信號(hào)的動(dòng)態(tài)掃描時(shí)鐘信號(hào)頻率約為多少?()
MOSFET做放大器,要想正常工作只需用電路提供合理的偏置使其工作在飽和區(qū)即可。???
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長(zhǎng)時(shí)間?()
?CS放大器中引入源極電阻RS,其作用有()。?
一塊通用面包板,公共條是三?四?三分段連通型,那么這塊板上最多有()個(gè)插孔在內(nèi)部是連通在一起的。
?verilogHDL中已經(jīng)預(yù)先定義了的門級(jí)原型的符號(hào)有()。