A.在早期總線結(jié)構(gòu)中,CPU是總線上唯一的主控者
B.當代總線結(jié)構(gòu)是一些標準總線,它與結(jié)構(gòu)、CPU無關(guān)
C.當代總結(jié)結(jié)構(gòu)中,系統(tǒng)不允許存在多個處理器模塊
D.當代總結(jié)結(jié)構(gòu)中,總線控制器的作用是完成幾個總線請求者之間的協(xié)調(diào)與仲裁
您可能感興趣的試卷
你可能感興趣的試題
A.CPU同其它高速功能部件相連接的總線,稱為內(nèi)部總線
B.CPU同IO設(shè)備之間相互連接的總線,稱為IO總線
C.CPU內(nèi)部連接各寄存器及運算器件之間的總線,稱為外部總線
D.IO設(shè)備之間互相連接的總線,稱為IO總線
A.CPU同計算機系統(tǒng)的其它高速功能部件相連接的總線
B.CPU同IO設(shè)備之間相互連接的總線
C.CPU內(nèi)部連接各寄存器及運算器件之間的總線
D.IO設(shè)備之間互相連接的總線
A.CPU同計算機系統(tǒng)的其它高速功能部件相連接的總線
B.CPU同IO設(shè)備之間相互連接的總線
C.CPU內(nèi)部連接各寄存器及運算器件之間的總線
D.IO設(shè)備之間互相連接的總線
A.CPU能識別指令和數(shù)據(jù)
B.運算器完成算術(shù)邏輯運算
C.在取指周期中,CPU根據(jù)對指令操作碼的譯碼或測試,進行指令所要求的操作
D.指令周期是由若干個CPU周期組成
A.CPU只能識別指令,無法識別總線上的數(shù)據(jù)
B.運算器完成算術(shù)邏輯運算,并實現(xiàn)取指操作
C.在執(zhí)行周期中,CPU根據(jù)對指令操作碼的譯碼或測試,進行指令所要求的操作
D.CPU周期是由若干個指令周期組成
最新試題
在現(xiàn)代計算機系統(tǒng)的多級層次結(jié)構(gòu)中,用機器指令編寫的程序可以由()進行解釋。
計算機的I/O接口是()之間的交接界面。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
從給定的選項中選擇你認為正確的一項。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計與實現(xiàn)()。(4)為了獲得快一些的運行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
柵極電平只能維持一段時間,若要維持所保存的信息,需要對C1、C2電容充電,此過程被稱為“刷新(refresh)”。刷新過程也就是讀出過程,但只為完成充電而并不需要讀出信息,定期執(zhí)行一次()。
計算機中機器訪問的最小單位被稱為()。
已知X=10111001,Y=-00101011,求[X +Y]補,正確結(jié)果為()。
在堆棧計算機中,保存操作數(shù)和運算結(jié)果的唯一場所是()。
由硬件實現(xiàn)的功能改由軟件模擬來實現(xiàn)的做法被稱為()