A.微指令的存儲(chǔ)方式
B.微指令的編碼方式
C.后續(xù)微指令地址的形成方式
D.微指令字長(zhǎng)
您可能感興趣的試卷
你可能感興趣的試題
下圖表示的微指令的編碼方式為()。
A.字段直接編碼方式
B.直接編碼方式
C.字段間接編碼方式
D.混合編碼方式
A.垂直型微指令比水平型微指令并行操作能力強(qiáng)、效率高、靈活性強(qiáng)
B.水平型微指令執(zhí)行一條機(jī)器指令所需的微指令數(shù)目少,因此速度比垂直型微指令的速度快
C.水平型微指令用較短的微程序結(jié)構(gòu)換取較長(zhǎng)的微指令結(jié)構(gòu),垂直型微指令正相反,它以較長(zhǎng)的微程序結(jié)構(gòu)換取較短的微指令結(jié)構(gòu)
D.水平型微指令與機(jī)器指令差別較大,垂直型微指令與機(jī)器指令相似
A.直接編碼、字段直接編碼、字段間接編碼以及直接和字段混合編碼都屬于水平型指令
B.與直接編碼相比,字段編碼速度更快
C.只有直接編碼的微指令是水平型指令
D.采用微操作碼字段的微指令是水平型微指令
A.69
B.26
C.37
D.21
A.清除累加器指令CLA
B.算術(shù)右移一位指令SHR
C.停機(jī)指令STP
D.加法指令A(yù)DD X
E.存數(shù)指令STA X
F.無(wú)條件轉(zhuǎn)移指令JMP X
最新試題
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
寫(xiě)出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級(jí)觀察者角度看到的機(jī)器被稱為(),只需要通過(guò)該級(jí)語(yǔ)言來(lái)了解和使用。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡(jiǎn)單G.復(fù)雜(1)微程序控制器是通過(guò)()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過(guò)一個(gè)()送到被控制部件。(3)相對(duì)硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫(xiě)出[X]反,正確結(jié)果為()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
存儲(chǔ)器堆棧需要設(shè)置一個(gè)專門(mén)的硬件寄存器,稱為(),而寄存器堆棧則沒(méi)有。