A.方式0
B.方式1
C.方式2
D.方式0或者方式1
您可能感興趣的試卷
你可能感興趣的試題
A.0000H
B.FFFFH
C.0001H
D.FFFEH
A.除法出錯(cuò),單步
B.NMI,單步
C.NMI,INTR
D.除法出錯(cuò),INTR
INTEL 8088CPU可以訪問的存儲(chǔ)器空間可達(dá)1M,使用的地址信號線為A19~A0,CPU執(zhí)行一次存儲(chǔ)器讀操作時(shí),有效控制信號是()。
A.RD低電平,WR三態(tài),M/IO低電平
B.RD三態(tài),WR低電平,M/IO高電平
C.RD低電平,WR高電平,M/IO高電平
D.RD高電平,WR低電平,M/IO高電平
A.2片32K×8Bit
B.1片32K×16Bit
C.1片64K×8Bit
D.2片16K×16Bit
A.鎖存器
B.緩沖器
C.譯碼器
D.控制器
最新試題
I2C總線的通信速率僅由主機(jī)確定。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
SPI總線有四工作模式,取決于()和()這兩位的組合。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢的選項(xiàng)是()。
10號DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()