A.130us,120us
B.250us,250us
C.120us,130us
D.125us,125us
您可能感興趣的試卷
你可能感興趣的試題
A.方式0和4
B.方式1和5
C.方式2和3
D.方式2和4
A.8259A具有將中斷源按優(yōu)先級(jí)排隊(duì)的功能
B.8259A具有辨認(rèn)中斷源的功能
C.8259A具有向CPU提供中斷向量的功能
D.一片8259A具有4根中斷請(qǐng)求線
A.存放數(shù)據(jù)
B.存放程序
C.存放數(shù)據(jù)和程序
D.存放微程序
執(zhí)行上述指令序列后,SP寄存器的值是()
A.3210H
B.320EH
C.320FH
D.3212H
A.JBE(或JNA)
B.JNBE(或JA)
C.JNB(或JAE)
D.JB(或JNAE)
最新試題
I2C總線的通信速率僅由主機(jī)確定。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
SPI總線有四工作模式,取決于()和()這兩位的組合。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。