A.工作速度:寄存器>Cache >主存>輔存;存儲容量:寄存器>Cache >主存>輔存
B.工作速度:寄存器>Cache >主存>輔存;存儲容量:寄存器<Cache <主存<輔存
C.工作速度:寄存器<Cache <主存<輔存;存儲容量:寄存器>Cache >主存>輔存
D.工作速度:寄存器<Cache <主存<輔存;存儲容量:寄存器<Cache <主存<輔存
您可能感興趣的試卷
你可能感興趣的試題
A.個(gè)人電腦
B.平板電腦
C.溫度控制系統(tǒng)
D.運(yùn)動(dòng)控制系統(tǒng)
A.TXE
B.RXE
C.TXNE
D.RXNE
A.查詢方式發(fā)送,查詢方式接收
B.查詢方式發(fā)送,中斷方式接收
C.中斷方式發(fā)送,查詢方式接收
D.中斷方式發(fā)送,中斷方式接收
A.3750.0
B.234.375
C.7500.0
D.468.75
A.31H
B.73H
C.37H
D.13H
最新試題
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
SPI總線有四工作模式,取決于()和()這兩位的組合。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
在I2C總線中,應(yīng)答信號始終由從機(jī)發(fā)出。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。