A.內(nèi)存→CPU→I∕O接口→外設(shè)
B.內(nèi)存→數(shù)據(jù)總線→CPU→外設(shè)
C.內(nèi)存→I∕O接口→CPU→外設(shè)
D.內(nèi)存→數(shù)據(jù)總線→外設(shè)
您可能感興趣的試卷
你可能感興趣的試題
A.75H
B.280H
C.300H
D.1D4H
A.71H
B.78H
C.79H
D.7AH
A.IR0
B.IR1
C.IR4
D.IR5
A.40H
B.41H
C.42H
D.43H
A.ISR
B.IMR
C.IRR
D.FR
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。
SPI總線的4個信號是()、()、()和/CS或/SS。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進(jìn)制數(shù)。()
STM32的I2C接口最多有()個,在快速模式下,最高通訊速度可達(dá)()。
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()