A.1234H
B.3456H
C.5634H
D.3412H
您可能感興趣的試卷
你可能感興趣的試題
A.0
B.1
C.8
D.16
A.管理8086與系統(tǒng)總線的接口
B.負(fù)責(zé)CPU對(duì)存儲(chǔ)器和外設(shè)進(jìn)行訪問(wèn)
C.負(fù)責(zé)指令的譯碼、執(zhí)行和數(shù)據(jù)的運(yùn)算
D.負(fù)責(zé)存儲(chǔ)數(shù)據(jù)
A.OF
B.IF
C.AF
D.PF
A.BP與BX
B.IP與BP
C.IP與SP
D.CX與CS
A.2MHZ
B.0.5us
C.2us
D.0.5s
最新試題
已知BX的內(nèi)容為無(wú)符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
對(duì)于嵌入式或用戶(hù)自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來(lái)設(shè)計(jì)存儲(chǔ)器的容量。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號(hào)是為了保證數(shù)據(jù)傳輸?shù)恼_性。
菊花鏈優(yōu)先級(jí)排隊(duì)電路是一種優(yōu)先級(jí)管理的簡(jiǎn)單硬件方案。
中斷系統(tǒng)的目的包括下列的()。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
CPU執(zhí)行存儲(chǔ)器讀寫(xiě)指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫(xiě)存儲(chǔ)器的準(zhǔn)確性。