試用verilog語(yǔ)言產(chǎn)生如下圖所示的測(cè)試信號(hào)
您可能感興趣的試卷
你可能感興趣的試題
根據(jù)下面的程序,畫出產(chǎn)生的信號(hào)波形。
根據(jù)下面的程序,畫出產(chǎn)生的信號(hào)波形。
A.8
B.16
C.32
D.64
最新試題
設(shè)計(jì)一個(gè)有清零、使能、裝載功能的四位十進(jìn)制減1計(jì)數(shù)器。清零低有效,使能、裝載高有效。功能優(yōu)先級(jí)為清零>裝載>使能。
半加器的程序如下,補(bǔ)全程序。
使用verilog設(shè)計(jì)一個(gè)七段數(shù)碼管譯碼器。
設(shè)計(jì)一個(gè)同步清零D觸發(fā)器。
數(shù)據(jù)選擇器是在多路數(shù)據(jù)傳送過(guò)程中,能夠根據(jù)需要將其中任意一路選出來(lái)的電路。根據(jù)下表(8選1數(shù)據(jù)選擇器的真值表)編寫Verilog代碼。
利用賦值語(yǔ)句設(shè)計(jì)組合邏輯的3‐8譯碼器設(shè)計(jì)程序如下,補(bǔ)全程序。
四位全加器程序如下,補(bǔ)全程序。
如下圖,并根據(jù)時(shí)間狀態(tài)圖把程序補(bǔ)充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。
請(qǐng)根據(jù)所學(xué)知識(shí),用verilog-HDL硬件描述語(yǔ)言設(shè)計(jì)一個(gè)8-3線編碼器,真值表如下圖。其中:輸入8個(gè)互斥的信號(hào),輸出3位二進(jìn)制代碼。
使用Verilog語(yǔ)言設(shè)計(jì)一個(gè)脈沖發(fā)生器。