最新試題
觸發(fā)器設(shè)計(jì)程序如下,補(bǔ)全程序。
題型:?jiǎn)柎痤}
數(shù)據(jù)選擇器是在多路數(shù)據(jù)傳送過程中,能夠根據(jù)需要將其中任意一路選出來的電路。根據(jù)下表(8選1數(shù)據(jù)選擇器的真值表)編寫Verilog代碼。
題型:?jiǎn)柎痤}
請(qǐng)根據(jù)所學(xué)知識(shí),用verilog-HDL硬件描述語言設(shè)計(jì)一個(gè)8-3線編碼器,真值表如下圖。其中:輸入8個(gè)互斥的信號(hào),輸出3位二進(jìn)制代碼。
題型:?jiǎn)柎痤}
設(shè)計(jì)一個(gè)帶復(fù)位端且對(duì)輸入時(shí)鐘clk進(jìn)行二分頻模塊,設(shè)計(jì)要求:復(fù)位信號(hào)為同步、高電平有效,時(shí)鐘的下降沿觸發(fā)。
題型:?jiǎn)柎痤}
設(shè)計(jì)一個(gè)8位計(jì)數(shù)器。
題型:?jiǎn)柎痤}
如下圖,并根據(jù)時(shí)間狀態(tài)圖把程序補(bǔ)充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。
題型:?jiǎn)柎痤}
設(shè)計(jì)一個(gè)同步清零D觸發(fā)器。
題型:?jiǎn)柎痤}
利用verilog語言設(shè)計(jì)一個(gè)1/2分頻器。
題型:?jiǎn)柎痤}
編寫一個(gè)帶預(yù)置位,清零輸入,上跳沿觸發(fā)的邊沿觸發(fā)器的Verilog 代碼。其邏輯功能表以及電路符號(hào)如下圖所示。
題型:?jiǎn)柎痤}
設(shè)計(jì)一個(gè)D觸發(fā)器。
題型:?jiǎn)柎痤}