A. 科學(xué)計(jì)算
B. 工業(yè)控制
C. 虛擬現(xiàn)實(shí)
D. 人工智能
您可能感興趣的試卷
你可能感興趣的試題
A. 機(jī)器語(yǔ)言
B. 匯編語(yǔ)言
C. 高級(jí)語(yǔ)言
D. VHDL
A. 頁(yè)式
B. 段式
C. 段頁(yè)式
D. 塊式
A. ISA
B. EISA
C. VESA
D. PCI
A. 指令操作碼
B. 時(shí)序
C. 狀態(tài)條件
D. 地址
A. CPU與設(shè)備串行工作
B. CPU與設(shè)備并行工作
C. 傳送與主程序串行工作
D. 傳送與主程序并行工作
最新試題
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
在計(jì)算機(jī)存儲(chǔ)層次結(jié)構(gòu)中,以下哪種存儲(chǔ)器技術(shù)能同時(shí)具備高速訪問(wèn)、低功耗和大容量?()
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡(jiǎn)單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對(duì)所有指令都相同。(2)一個(gè)指令周期中,()對(duì)多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過(guò)程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來(lái)的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫(xiě)的程序可以由()進(jìn)行解釋。
主存儲(chǔ)器通常由以下哪些部分組成?()