A.專用接口芯片
B.IO模擬時序接口
C.時序可編程芯片
D.通信技術
您可能感興趣的試卷
你可能感興趣的試題
線選法譯碼的連接如下圖所示,其中2號存儲芯片的地址范圍是()
A.7000H~7FFFH
B.9000H~9FFFH
C.B000H~BFFFH
D.D000H~DFFFH
線選法譯碼的連接如下圖所示,其中1號存儲芯片的地址范圍是()
A.7000H~7FFFH
B.9000H~9FFFH
C.B000H~BFFFH
D.D000H~DFFFH
有一片62256存儲器芯片,其容量為32K×8位,它與CPU的連接電路如圖所示,該存儲器地址范圍是()
A.21000H~28FFFH
B.11000H~18FFFH
C.10000H~17FFFH
D.20000H~27FFFH
如圖所示,由1片2764和2片6264構成的存儲器系統(tǒng),6264(2)的地址范圍是()
A.FE000H~FFFFFH
B.F0000H~FFFFFH
C.F0000H~F1FFFH
D.F2000H~F3FFFH
A.NOR FLASH用于存放固件、系統(tǒng)啟動代碼,實現(xiàn)片上執(zhí)行電子硬盤通常使用NAND FLASH
B.NAND FLASH用于存放固件、系統(tǒng)啟動代碼,實現(xiàn)片上執(zhí)行電子硬盤通常使用NOR FLASH
C.NOR FLASH用于存放固件、系統(tǒng)啟動代碼,實現(xiàn)片上執(zhí)行電子硬盤通常也使用NOR FLASH
D.NAND FLASH用于存放固件、系統(tǒng)啟動代碼,實現(xiàn)片上執(zhí)行電子硬盤通常也使用NAND FLASH
最新試題
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
假設在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實現(xiàn)()。
STM32的SPI接口最多有()個,數(shù)據(jù)幀最多可以有()位。
SPI總線有四工作模式,取決于()和()這兩位的組合。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
SPI總線是一種()形總線結構,在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
嵌入式系統(tǒng)接口擴展的4種基本方法是()、()、()和通信擴展。
MSP430單片機可以通過方向寄存器的8個位分別定義8個引腳的輸入/輸出方向。()
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()