A.同步計數(shù)器
B.異步計數(shù)器
C.十進制計數(shù)器
D.二進制計數(shù)器
您可能感興趣的試卷
你可能感興趣的試題
A.同步計數(shù)器
B.加法計數(shù)器
C.減法計數(shù)器
D.異步計數(shù)器
A.寫方程式
B.計算并列出狀態(tài)轉(zhuǎn)換表
C.畫出狀態(tài)轉(zhuǎn)換圖或者時序圖
D.根據(jù)狀態(tài)轉(zhuǎn)換圖或時序圖說明電路的邏輯功能
A.統(tǒng)計輸入脈沖的個數(shù)
B.用于記時、記數(shù)系統(tǒng)
C.分頻
D.產(chǎn)生序列脈沖
A.驅(qū)動方程
B.輸出方程
C.時鐘方程
D.狀態(tài)方程
A.同步時序邏輯電路
B.異步時序邏輯電路
C.555定時器電路
D.脈沖產(chǎn)生電路
A.加法計數(shù)器
B.二進制計數(shù)器
C.十進制計數(shù)器
D.N進制計數(shù)器
A.同步時序邏輯電路狀態(tài)的變化與時鐘脈沖同步,而異步時序電路中沒有統(tǒng)一的時鐘脈沖,電路的狀態(tài)隨輸入信號的改變而相應(yīng)改變。
B.異步時序電路的每個狀態(tài)都是“穩(wěn)定狀態(tài)”,而同步時序邏輯電路的狀態(tài)分為“穩(wěn)定”和“不穩(wěn)定“兩種。
C.同步時序電路中,任一時刻,幾個輸入變量可以同時變化。
D.異步時序電路中,每個時刻僅允許一個輸入信號發(fā)生變化,以避免電路中可能出現(xiàn)的競爭現(xiàn)象。
A.數(shù)碼寄存器
B.計數(shù)器
C.移位寄存器
D.序列信號檢查器
A.狀態(tài)轉(zhuǎn)換圖
B.特征方程
C.真值表
D.數(shù)理方程
A.可逆計數(shù)器
B.循環(huán)計數(shù)器
C.同步計數(shù)器
D.異步計數(shù)器
最新試題
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
27系列EPROM存儲的數(shù)據(jù)是()可擦除的。
10-4線優(yōu)先編碼器允許同時輸入()路編碼信號。
一個兩輸入端的門電路,當(dāng)輸入為10時,輸出不是1的門電路為()
試提出數(shù)字頻率計的三種設(shè)計方案,比較各種方案的特點。如果用HDPLD來實現(xiàn),設(shè)計方案是最佳嗎?簡述理由。
TTL與非門輸入短路電流IIS的參數(shù)規(guī)范值是()。
根據(jù)什么判斷簡單電路中的險象存在?
TTL與非門輸出低電平的參數(shù)規(guī)范值是()
以下代碼中為無權(quán)碼的為()。