A.譯碼器
B.判斷程序
C.指令
D.時序信號
您可能感興趣的試卷
你可能感興趣的試題
A.CPU從主存取出一條指令的時間
B.CPU執(zhí)行一條指令的時間
C.CPU從主存取出一條指令加上執(zhí)行這條指令的時間
D.時鐘周期時間
A.地址譯碼器
B.指令譯碼器
C.地址寄存器
D.指令寄存器
A.進行加法運算,因為所有的計算都可以轉(zhuǎn)變?yōu)榧臃?br />
B.進行整數(shù)運算和浮點數(shù)運算
C.執(zhí)行用二進制編寫的程序
D.進行算術(shù)運算和邏輯運算
A.CPU訪問存儲器的時間是由存儲器的容量決定的,存儲器容量越大,訪問存儲器所需的時間越長
B.大多數(shù)個人計算機中可配置的內(nèi)存容量僅受地址總線位數(shù)限制
C.因為動態(tài)存儲器是破壞性讀出,所以必須不斷地刷新
D.一般情況下,ROM和RAM在存儲體中是統(tǒng)一編址的
最新試題
下列敘述中正確的是()。
在計算機中,保存當前正在執(zhí)行的指令的寄存器為(1),存放當前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計數(shù)器自動加(3)。算術(shù)邏輯運算的結(jié)果通常放在(4)中。空白(1)處應(yīng)選擇()
計算機的內(nèi)存儲器與外存儲器相比,內(nèi)存儲器(1)。內(nèi)存儲器可與CPU(2)交換信息。內(nèi)存儲器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
在高速計算機中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時間最好(2);否則在流水線運行時,每個階段的執(zhí)行時間應(yīng)?。?)??瞻祝?)處應(yīng)選擇()
在計算機中,保存當前正在執(zhí)行的指令的寄存器為(1),存放當前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計數(shù)器自動加(3)。算術(shù)邏輯運算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()
下列部件中不屬于輸入設(shè)備的有(1)。既可作為輸入設(shè)備,又可以作為輸出設(shè)備的是(2)??瞻祝?)處應(yīng)選擇()
PCI總線是計算機中一種非常重要的外部總線,從數(shù)據(jù)寬度上看,PCI總線有32b、64b之分;從總線速度上分,有33MHz、66MHz兩種。經(jīng)過改良后的PCI-X,最高可以達到64b@133MHz,其數(shù)據(jù)傳輸速率為()。
某寄存器中的值有時是數(shù)值,有時又是地址,這只有計算機的()才能識別它。
在高速計算機中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時間最好(2);否則在流水線運行時,每個階段的執(zhí)行時間應(yīng)取(3)。空白(1)處應(yīng)選擇()
單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)外,另一個數(shù)常需采用()。