A.200ns(納秒)
B.50ns(納秒)
C.100ns(納秒)
D.10ns(納秒)
您可能感興趣的試卷
你可能感興趣的試題
A.采用2片8286收發(fā)器。
B.采用3片8282鎖存器。
C.采用1片8286鎖存器。
D.采用2片8288總線控制器。
A.采用8286收發(fā)器。
B.采用8288總線控制器。
C.采用一片8282鎖存器完成20位地址鎖存。
D.采用三片8282鎖存器完成20位地址鎖存。
A.代碼段地址
B.數(shù)據(jù)段地址
C.I/O端口地址(端口號(hào))
D.附加段地址
A.6554H
B.6B244H
C.5F824H
D.B244H
A.5DA54H
B.7654H
C.69254H
D.9254H
最新試題
I2C總線的通信速率僅由主機(jī)確定。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。