A.執(zhí)行開中斷指令
B.執(zhí)行關(guān)中斷指令
C.執(zhí)行PUSH指令
D.內(nèi)部自動(dòng)操作
您可能感興趣的試卷
你可能感興趣的試題
A.128
B.256
C.16K
D.64K
A.計(jì)數(shù)器
B.寄存器
C.移位寄存器
D.D觸發(fā)器
A.無條件傳送方式
B.查詢方式
C.中斷方式
D.直接存儲(chǔ)器存取方式
A.反復(fù)執(zhí)行空操作,直到DMA操作結(jié)束
B.進(jìn)入暫停狀態(tài),直到DMA操作結(jié)束
C.進(jìn)入保持狀態(tài),直到DMA操作結(jié)束
D.進(jìn)入等待狀態(tài),直到DMA操作結(jié)束
A.方式0
B.方式1
C.方式2
D.方式3
E.方式4
F.方式5
最新試題
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()