A.
B.TxRDY
C.RXD
D.RxRDY
您可能感興趣的試卷
你可能感興趣的試題
A.0,0,0
B.0,1,1
C.1,0,0
D.1,1,1
A.指令
B.指令地址
C.操作數(shù)
D.操作數(shù)地址
A.存放CPU寄存器的內(nèi)容
B.數(shù)據(jù)高速存取
C.存放常數(shù)表格
D.存放常用子程序
A.13
B.-13
C.-243
D.溢出
A.PA口
B.PB口
C.PC口
D.控制口
最新試題
I2C總線的兩條信號(hào)線的名稱是()和()。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
I2C總線的通信速率僅由主機(jī)確定。