將十進制數(shù)
(1)+107/128
(2)―35/64
化成二進制數(shù),再寫出各自的原碼、反碼、補碼表示(符號位和數(shù)值位共8位)。
您可能感興趣的試卷
你可能感興趣的試題
下圖為m×n的RAM,WE及ME的電位分別為()時,為數(shù)據寫入。
A.WE=1,ME=0
B.WE=1,ME=1
C.WE=0,ME=0
D.WE=0,ME=1
如圖所示總線結構的原理圖,4個寄存器A,B,C和D,其控制字CON=()
A.W1W2W3W4
B.LAEALBEBLCECLDEDCLK
C.LAEALBEBLCECLDED
MDR和MAR以及RAM的聯(lián)系如圖所示,MDR和MAR分別是()位的寄存器。
A.8,8
B.8,12
C.12,8
D.12,12
A.1024個二進制符號
B.1000個二進制符號
C.1024個字節(jié)
D.1000個字節(jié)
A.00H;34H
B.00H;12H
C.12H;00H
D.12H;34H
最新試題
I2C總線的兩條信號線的名稱是()和()。
只要讀取8086CPU存儲器偶地址存儲體內容時,BHE#=1,A0=0。()
8086CPU讀取外設端口數(shù)據時,一次可以讀取16位二進制數(shù)。()
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據線有()根。
假設在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實現(xiàn)()。
8086CPU內部標志寄存器FLAG共有6個有效的標志位。
STM32的SPI接口最多有()個,數(shù)據幀最多可以有()位。
在一個較短的時間間隔內,CPU訪問存儲器時,無論是存取指令還是存取數(shù)據,所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
MSP430單片機的ADC12轉換結果緩沖的寄存器有()個。
MSP430單片機的JTAG引腳可用于程序下載和在線調試。()