A.門電路
B.觸發(fā)器
C.計數(shù)器
D.寄存器
您可能感興趣的試卷
你可能感興趣的試題
A.2個
B.3個
C.4個
D.5個
A.基本RS觸發(fā)器
B.D鎖存器
C.JK觸發(fā)器
D.D觸發(fā)器
A.1個
B.2個
C.3個
D.4個
A.基本RS觸發(fā)器
B.主從RS觸發(fā)器
C.鐘控RS觸發(fā)器
D.鐘控JK觸發(fā)器
A.16個
B.2個
C.4個
D.8個
最新試題
MSP430單片機的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。
I2C總線的通信速率僅由主機確定。
在IN和OUT指令中,當(dāng)端口號大于FFH(255)時,必須通過()間接給出。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進制數(shù)。()