多項選擇題下列關于MIPS-lite指令子集對數(shù)據(jù)通路的需求描述正確的是()。

A.add指令與ori指令對寄存器堆的寫操作需求不一樣
B.add指令需要零擴展部件
C.lw指令與sw指令都需要數(shù)據(jù)存儲器
D.lw指令需要符號擴展部件


您可能感興趣的試卷

你可能感興趣的試題

2.單項選擇題下列關于beq指令的執(zhí)行描述正確的是()。

A.若ALU計算結果為零,則beq指令不需要執(zhí)行PC+4操作
B.beq指令與lw指令的數(shù)據(jù)存儲器控制信號MemWr是相同的
C.beq指令與add指令的ALU運算類型控制信號ALUctr相同
D.beq指令的擴展部件控制信號ExtOp一定為sign

3.單項選擇題?下列關于訪存指令的控制信號描述正確的是()。

A.lw指令與sw指令的寄存器堆控制信號RegDst一定相同
B.lw指令與sw指令的控制信號MemtoReg可以不相同
C.lw指令與sw指令的擴展部件控制信號ExtOp可以不相同
D.lw指令與sw指令的數(shù)據(jù)存儲器控制信號MemWr可以不相同

4.多項選擇題對于第二版除法器,在對除法器進行面積優(yōu)化后,一個32-bit除法器需要包含以下哪些組成部分?()

A.32除數(shù)寄存器
B.32位ALU
C.64位余數(shù)寄存器
D.32位余數(shù)寄存器

5.多項選擇題對于32-bit的第一版除法器,需要包含以下哪些組成部分?()

A.64位的除數(shù)寄存器
B.64位的余數(shù)寄存器
C.64位ALU
D.32位的商寄存器

最新試題

從給定的選項中選擇你認為正確的一項。A.半加器B.全加器C.原碼D.補碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補碼直接參與運算,其中()加減法運算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補碼加減法運算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運算后,若兩個符號位不同,即出現(xiàn)01和10,表示運算結果()。(5)在數(shù)值運算中數(shù)值位向符號位進位,或符號位向更高位進位產(chǎn)生的溢出,可以用這兩個進位輸出的()操作來判斷。

題型:問答題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:單項選擇題

軟件堆棧在工作中()移動。

題型:單項選擇題

從給定的選項中選擇你認為正確的一項。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(1)對于同一個數(shù)值,它的()與補碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實用中把浮點數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項處理稱之為()。

題型:問答題

動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。

題型:單項選擇題

將十六進制數(shù)(2BA)16化成十進制數(shù),正確結果為()。

題型:單項選擇題

計算機系統(tǒng)是可以分層的,在某級觀察者角度看到的機器被稱為(),只需要通過該級語言來了解和使用。

題型:單項選擇題

將十六進制數(shù)(1A5)16轉換為十進制數(shù),正確結果為()。

題型:單項選擇題

RAM記憶單元從6管變到4管,在保持狀態(tài)時沒有外加電源供電,使得RAM成為了()。

題型:單項選擇題

將十進制數(shù)(-0.288)10轉化成二進制數(shù),要求小數(shù)點后保留7位數(shù)值位,正確結果為()。

題型:單項選擇題