如圖所示,在使用分支轉(zhuǎn)移形成后續(xù)微指令地址的方式中,轉(zhuǎn)移方式主要作用是()。
A.指明判別條件
B.指明轉(zhuǎn)移成功后的去向
C.指出下一條微指令地址
D.指出上一條微指令地址
您可能感興趣的試卷
你可能感興趣的試題
A.字段直接編碼方式
B.直接編碼方式
C.字段間接編碼方式
D.混合編碼方式
A.靜態(tài)微程序設(shè)計(jì)
B.動(dòng)態(tài)微程序設(shè)計(jì)
C.毫微程序設(shè)計(jì)
D.無(wú)正確答案
A.組合邏輯型控制單元
B.微程序型控制單元
C.存儲(chǔ)邏輯型控制單元
D.程序存儲(chǔ)型控制單元
A.微指令的存儲(chǔ)方式
B.微指令的編碼方式
C.后續(xù)微指令地址的形成方式
D.微指令字長(zhǎng)
下圖表示的微指令的編碼方式為()。
A.字段直接編碼方式
B.直接編碼方式
C.字段間接編碼方式
D.混合編碼方式
最新試題
存儲(chǔ)器堆棧需要設(shè)置一個(gè)專門的硬件寄存器,稱為(),而寄存器堆棧則沒(méi)有。
計(jì)算機(jī)中機(jī)器訪問(wèn)的最小單位被稱為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來(lái)存儲(chǔ)信息的。
使用硬件堆棧時(shí),其中()移動(dòng)。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無(wú)論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。