A.變壓器漏電感引起的
B.晶閘管通斷過程引起的
C.電源電壓不穩(wěn)定引起的
D.外部干擾引起的
您可能感興趣的試卷
你可能感興趣的試題
A.800V
B.1000V
C.1100V
D.1900V
A.0.45
B.0.9
C.1.17
D.2.34
A.100V
B.111V
C.128V
D.222V
A.17.68A
B.35.36A
C.25A
D.50A
A.VT1和VT2
B.VT1和VT3
C.VT1和VT4
D.VT1和VT5
A.晶閘管承受正向電壓最早的時刻
B.電源電壓的過零點(diǎn)
C.相電壓的交點(diǎn)
D.線電壓的過零點(diǎn)
A.擎住電流
B.通態(tài)平均電流
C.維持電流
D.額定電流
A.雙向晶閘管
B.逆導(dǎo)晶閘管
C.可關(guān)斷晶閘管
D.快速晶閘管
A.提高容量
B.提高開關(guān)速度
C.便于開通
D.便于關(guān)斷
A.實(shí)現(xiàn)開關(guān)器件的并聯(lián)
B.減小導(dǎo)通損耗
C.減小關(guān)斷過電壓
D.減少故障
最新試題
3進(jìn)制的加法計數(shù)器,需要()塊JK觸發(fā)器。
9個JK觸發(fā)器,通過電路設(shè)計,可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計數(shù)器。
如果用預(yù)置數(shù)法實(shí)現(xiàn)3秒倒計時,74LS192預(yù)置數(shù)端輸入應(yīng)該是()
從000一直到100這五個狀態(tài)是循環(huán)的,而且每來一個脈沖它就加一,很顯然它是一個()加法計數(shù)器。
所謂異步時序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個時鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時刻改變。
3個JK觸發(fā)器,通過電路設(shè)計,可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計數(shù)器。
平衡電阻是保證了集成運(yùn)放兩個輸入端,靜態(tài)時外接電阻相等。
使用中若IC大于ICM,即使晶體管不損壞,β也會下降。
集成運(yùn)放在信號運(yùn)算中的應(yīng)用電路有()
全加器的輸入信號是()