A.程序可直接運(yùn)行
B.運(yùn)行速度快
C.面向機(jī)器、低級(jí)
D.占內(nèi)存容量較小
E.易學(xué)易用
您可能感興趣的試卷
你可能感興趣的試題
A.匯編語言源程序
B.編譯程序
C.機(jī)器語言程序
D.C程序
E.FORTRAN程序
A.分析研究課題,明確解決問題的方法
B.分別進(jìn)行系統(tǒng)硬件和軟件設(shè)計(jì)
C.分模塊調(diào)試系統(tǒng),進(jìn)行在線仿真和總調(diào)
D.固化程序,投入實(shí)際運(yùn)行
E.反饋運(yùn)行情況,及時(shí)修正,升級(jí)
A.P2口輸出高8位地址
B.P1口輸出高8位地址
C.P0口輸出低8位地址
D.P1口輸出低8位地址
E.P2口輸出低8位地址
A.低8位地址線
B.高8位地址線
C.數(shù)據(jù)線
D.I/O操作
E.時(shí)鐘線
A.產(chǎn)生控制信號(hào)
B.存儲(chǔ)數(shù)據(jù)
C.進(jìn)行算術(shù)邏輯運(yùn)算
D.I/O端口數(shù)據(jù)傳送
E.位操作
最新試題
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
按照是否需要刷新操作分類,RAM可分為()和()。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
SPI總線有四工作模式,取決于()和()這兩位的組合。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()