A.CPU
B.DMA控制器
C.存儲(chǔ)器
D.總線
您可能感興趣的試卷
你可能感興趣的試題
A.ISA
B.EISA
C.VESA
D.PCI
A.只有一個(gè)部件可以向總線發(fā)送信息,并且只有一個(gè)部件能從總線上接收信息。
B.只有一個(gè)部件可以向總線發(fā)送信息,但可以有多個(gè)部件同時(shí)從總線上接收信息。
C.可以有一個(gè)以上部件向總線發(fā)送信息,但只有一個(gè)部件可從總線上接收信息。
D.可以有一個(gè)以上部件向總線發(fā)送信息,并且可以有多個(gè)部件同時(shí)從總線上接收信息。
A.操作數(shù)的形式地址
B.操作數(shù)的有效地址
C.操作數(shù)的間接地址
D.操作數(shù)
A.程序直接控制方式
B.程序中斷方式
C.DMA輸入輸出方式
D.通道控制方式
A.采用指令流水線,使得一條指令執(zhí)行的過(guò)程變短
B.指令流水線可以大大加快程序執(zhí)行的速度
C.指令流水線在許多情況下會(huì)遭到破壞
D.指令流水線中的每個(gè)流水段的時(shí)間相同
最新試題
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來(lái)存儲(chǔ)信息的。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
主存儲(chǔ)器通常由以下哪些部分組成?()
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無(wú)論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。
計(jì)算機(jī)中機(jī)器訪問(wèn)的最小單位被稱為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡(jiǎn)單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對(duì)所有指令都相同。(2)一個(gè)指令周期中,()對(duì)多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過(guò)程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。