A.addi $a2,$a2,-1
B.ori $a1,$a1,-1
C.ori $a2,$a2,-1
D.addi $a1,$a1,-1
您可能感興趣的試卷
你可能感興趣的試題
A.or $a1,$0,$v0
B.or $v0,$0,$a1
C.slt $t0,$0,$a1
D.slt $a1,$0,$t0
A.指令長(zhǎng)度固定
B.尋址模式簡(jiǎn)單
C.需要優(yōu)秀的編譯器支持
D.指令數(shù)量多,且功能復(fù)雜
A.EFH
B.6BH
C.41Q
D.86D
A.16位
B.64位
C.32位
D.8位
A.Intel Core 2——2006年
B.Intel PentiumPro——1995年
C.Intel Core i7——2008年
D.Intel 80386——1988年
最新試題
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線(xiàn)控制器F.簡(jiǎn)單G.復(fù)雜(1)微程序控制器是通過(guò)()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過(guò)一個(gè)()送到被控制部件。(3)相對(duì)硬連線(xiàn)控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
在計(jì)算機(jī)存儲(chǔ)層次結(jié)構(gòu)中,以下哪種存儲(chǔ)器技術(shù)能同時(shí)具備高速訪(fǎng)問(wèn)、低功耗和大容量?()
若I/O類(lèi)指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
()又稱(chēng)字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場(chǎng)所是()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫(xiě)出[X]反,正確結(jié)果為()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。