您可能感興趣的試卷
你可能感興趣的試題
A.Verilog語言可實(shí)現(xiàn)并行計(jì)算,C語言只是串行計(jì)算;
B.Verilog語言可以描述電路結(jié)構(gòu),C語言僅僅描述算法;
C.Verilog語言源于C語言,包括它的邏輯和延遲;
D.Verilog語言可以編寫測(cè)試向量進(jìn)行仿真和測(cè)試。
最新試題
設(shè)計(jì)一個(gè)帶使能的3-8譯碼器,使能信號(hào)en為高電平時(shí)真值表如下。
數(shù)據(jù)選擇器是在多路數(shù)據(jù)傳送過程中,能夠根據(jù)需要將其中任意一路選出來的電路。根據(jù)下表(8選1數(shù)據(jù)選擇器的真值表)編寫Verilog代碼。
下面是一個(gè)三態(tài)門的程序,其中使能端為en,低電平時(shí),三態(tài)門屬于高阻狀態(tài)。請(qǐng)把缺少的部分補(bǔ)充完整。
編寫一個(gè)帶預(yù)置位,清零輸入,上跳沿觸發(fā)的邊沿觸發(fā)器的Verilog 代碼。其邏輯功能表以及電路符號(hào)如下圖所示。
設(shè)計(jì)一個(gè)4位計(jì)數(shù)器。
設(shè)計(jì)一個(gè)D觸發(fā)器。
編寫一個(gè)2選1多路器。(輸入a,b;輸出out;輸出由sl電平控制0是a、1是b)。
設(shè)計(jì)一個(gè)8位計(jì)數(shù)器。
利用Verilog代碼設(shè)計(jì)4位全加器。輸入信號(hào):被加數(shù)a[3:0];加數(shù)b[3:0];低位進(jìn)位cin.輸出信號(hào):和數(shù)s[3:0];進(jìn)位co。
如下圖,并根據(jù)時(shí)間狀態(tài)圖把程序補(bǔ)充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。