多項(xiàng)選擇題采用一組觸發(fā)器構(gòu)成的用于存儲(chǔ)一組二進(jìn)制數(shù)據(jù)的時(shí)序邏輯電路,常見的有:()
A.寄存器
B.鎖存器
C.編碼器
D.譯碼器
您可能感興趣的試卷
你可能感興趣的試題
1.單項(xiàng)選擇題若8086CPU的主頻是10MHz,那么,其時(shí)鐘周期是:()
A.200ns(納秒)
B.50ns(納秒)
C.100ns(納秒)
D.10ns(納秒)
2.單項(xiàng)選擇題在最小模式下,8086CPU采用什么器件,驅(qū)動(dòng)8位數(shù)據(jù)總線()
A.采用2片8286收發(fā)器。
B.采用3片8282鎖存器。
C.采用1片8286鎖存器。
D.采用2片8288總線控制器。
3.單項(xiàng)選擇題在最小模式下,8086CPU采用什么器件,完成地址鎖存?()
A.采用8286收發(fā)器。
B.采用8288總線控制器。
C.采用一片8282鎖存器完成20位地址鎖存。
D.采用三片8282鎖存器完成20位地址鎖存。
4.單項(xiàng)選擇題8086CPU對(duì)I/O端口進(jìn)行訪問時(shí),是通過I/O端口的()來尋址訪問完成。
A.代碼段地址
B.數(shù)據(jù)段地址
C.I/O端口地址(端口號(hào))
D.附加段地址
5.單項(xiàng)選擇題如果(ES)=5D10H,而數(shù)據(jù)的物理地址是63654H,若使用ES段寄存器訪問該數(shù)據(jù),問偏移地址分別是多少:()
A.6554H
B.6B244H
C.5F824H
D.B244H
最新試題
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
題型:判斷題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
題型:單項(xiàng)選擇題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
題型:判斷題
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
題型:單項(xiàng)選擇題
SPI總線有四工作模式,取決于()和()這兩位的組合。
題型:填空題
I2C總線的通信速率僅由主機(jī)確定。
題型:判斷題
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
題型:判斷題
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
題型:判斷題
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢的選項(xiàng)是()。
題型:單項(xiàng)選擇題
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
題型:判斷題