A.子程序結構
B.順序程序結構
C.分支程序結構
D.循環(huán)程序結構
E.主程序結構
您可能感興趣的試卷
你可能感興趣的試題
A.程序可直接運行
B.運行速度快
C.面向機器、低級
D.占內(nèi)存容量較小
E.易學易用
A.匯編語言源程序
B.編譯程序
C.機器語言程序
D.C程序
E.FORTRAN程序
A.分析研究課題,明確解決問題的方法
B.分別進行系統(tǒng)硬件和軟件設計
C.分模塊調(diào)試系統(tǒng),進行在線仿真和總調(diào)
D.固化程序,投入實際運行
E.反饋運行情況,及時修正,升級
A.P2口輸出高8位地址
B.P1口輸出高8位地址
C.P0口輸出低8位地址
D.P1口輸出低8位地址
E.P2口輸出低8位地址
A.低8位地址線
B.高8位地址線
C.數(shù)據(jù)線
D.I/O操作
E.時鐘線
最新試題
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
I2C總線的兩條信號線的名稱是()和()。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
MSP430單片機的ADC12轉換結果緩沖的寄存器有()個。
STM32的SPI接口最多有()個,數(shù)據(jù)幀最多可以有()位。
SPI總線的4個信號是()、()、()和/CS或/SS。
下列選項中不屬于使用中斷的優(yōu)勢的選項是()。
8086CPU內(nèi)部標志寄存器FLAG共有6個有效的標志位。
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。